PCIe 4.0规范2017年就已经完成了,不过直到AMD的7nm锐龙3000系列上才有消费级平台支持,此前只有超算、企业级高速存储、网络设备等产品才使用了PCIe 4.0技术。虽然PCIe 4.0里普及还早,但是PCI-SIG组织早就开始制定更快的PCIe 5.0了,信号速率相比目前的16GT/s翻倍到了32GT/s,带宽可达128GB/s,今天公布了0.9版规范,1.0版规范预计在今年Q1季度完成。
来自TH网站的报道称,PCIe推进组织PCI-SIG今天批准了PCIe 5.0的0.9版规范,这意味着离正式版规范不远了,很快就能开始上市终端设备了。通常来说,在0.4版规范时厂商可以开始设计终端产品,0.9版规范时会发布产品。
与以往的标准规范相比,PCIe 4.0规范来的比较晚,2010年就推出PCIe 3.0规范了,与PCIe 4.0的引入时间间隔了7年,所以PCIe 4.0规范的寿命可能会很短,特别是一些供应商已经开始设计PCIe 5.0 PHY物理层设备了。
PCI-SIG组织希望两个标准能够共存一段时间,PCIe 5.0主要用于吞吐量要求更高的高性能设备,比如用于AI的GPU、网络设备等等,这意味着PCIe 5.0更可能出现在数据中心、网络及HPC环境中,而台式机等对带宽需求没那么强烈的设备可以使用PCIe 4.0。
对于PCIe 5.0,其信号速率从PCIe 4.0的16GT/s提升到了32GT/s,依然使用128/130编码方式,x16带宽从64GB/s提升到了128GB/s。
除了带宽翻倍之外,PCIe 5.0还带来了其他变化,改变了电气设计以改善信号完整性,向后兼容PCIe等等。此外,PCIe 5.0还设计了新标准,减少了延迟,降低了长距离传输中的信号衰减。
PCI-SIG组织预计今年Q1季度完成1.0版规范制定,不过他们能制定标准,但无法控制终端设备何时推向市场,预计首批PCIe 5.0设备会在今年亮相,2020年才会有更多产品出现。